@@ -5,20 +5,24 @@ export PLATFORM = nangate45
55export SYNTH_HIERARCHICAL = 1
66
77export TEMP_DESIGN_DIR = $(DESIGN_HOME ) /$(PLATFORM ) /$(DESIGN_NICKNAME )
8- export VERILOG_FILES = $( DESIGN_HOME ) /src/ $( DESIGN_NICKNAME ) /rtl/mempool_group.sv \
9- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/mempool_pkg .sv \
8+
9+ export VERILOG_FILES = $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_pkg .sv \
1010 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/cf_math_pkg.sv \
11+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/riscv_instr.sv \
12+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_pkg.sv \
13+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/mempool_pkg.sv \
14+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/cluster_interconnect/rtl/tcdm_interconnect/tcdm_interconnect_pkg.sv \
1115 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/cluster_interconnect/rtl/variable_latency_interconnect/variable_latency_interconnect.sv \
1216 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi_hier_interco.sv \
1317 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/mempool_tile.sv \
14- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/cluster_interconnect/rtl/tcdm_interconnect/tcdm_interconnect_pkg.sv \
15- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_pkg.sv \
16- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_pkg.sv \
1718 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_mux.sv \
1819 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_id_remap.sv \
1920 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/mempool_cc.sv \
21+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_pkg.sv \
2022 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache.sv \
2123 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/tcdm_adapter.sv \
24+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/fakeram45_256x32.sv \
25+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/fakeram45_64x64.sv \
2226 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/tech_cells_generic/src/rtl/tc_sram.sv \
2327 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/spill_register.sv \
2428 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/fall_through_register.sv \
@@ -28,15 +32,12 @@ export VERILOG_FILES = $(DESIGN_HOME)/src/$(DESIGN_NICKNAME)/rtl/mempool_group.s
2832 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_demux.sv \
2933 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_axi_adapter.sv \
3034 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_cut.sv \
31- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_intf.sv \
32- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/riscv_instr.sv \
3335 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_id_prepend.sv \
3436 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/rr_arb_tree.sv \
3537 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/fifo_v3.sv \
3638 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/lzc.sv \
3739 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch.sv \
3840 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_ipu.sv \
39- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_pkg.sv \
4041 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/isochronous_spill_register.sv \
4142 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_lookup.sv \
4243 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_l0.sv \
@@ -56,7 +57,9 @@ export VERILOG_FILES = $(DESIGN_HOME)/src/$(DESIGN_NICKNAME)/rtl/mempool_group.s
5657 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_shared_muldiv.sv \
5758 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/common_cells/src/deprecated/find_first_one.sv \
5859 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_onehot.sv \
59- $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_lfsr.sv
60+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/snitch/src/snitch_icache/snitch_icache_lfsr.sv \
61+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/axi/src/axi_intf.sv \
62+ $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/mempool_group.sv
6063
6164export VERILOG_INCLUDE_DIRS = $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl \
6265 $(DESIGN_HOME ) /src/$(DESIGN_NICKNAME ) /rtl/register_interface/include
0 commit comments