@@ -12,7 +12,7 @@ STATIC const mp_rom_map_elem_t board_global_dict_table[] = {
12
12
{ MP_ROM_QSTR (MP_QSTR_IO3 ), MP_ROM_PTR (& pin_GPIO3 ) }, // RTC_GPIO3,GPIO3,TOUCH3,ADC1_CH2
13
13
14
14
{ MP_ROM_QSTR (MP_QSTR_IO4 ), MP_ROM_PTR (& pin_GPIO4 ) }, // RTC_GPIO4,GPIO4,TOUCH4,ADC1_CH3
15
- { MP_ROM_QSTR (MP_QSTR_A9 ), MP_ROM_PTR (& pin_GPIO4 ) }
15
+ { MP_ROM_QSTR (MP_QSTR_A9 ), MP_ROM_PTR (& pin_GPIO4 ) },
16
16
{ MP_ROM_QSTR (MP_QSTR_IO5 ), MP_ROM_PTR (& pin_GPIO5 ) }, // RTC_GPIO5,GPIO5,TOUCH5,ADC1_CH4
17
17
{ MP_ROM_QSTR (MP_QSTR_A5 ), MP_ROM_PTR (& pin_GPIO5 ) },
18
18
@@ -52,7 +52,7 @@ STATIC const mp_rom_map_elem_t board_global_dict_table[] = {
52
52
// skip GPIO19-GPIO20: USB_D-/USB_D+
53
53
{ MP_ROM_QSTR (MP_QSTR_IO21 ), MP_ROM_PTR (& pin_GPIO21 ) },// RTC_GPIO21,GPIO21
54
54
// skip GPIO22-GPIO25: not broken out on ESP32-S2FN4R2 SoC
55
- // skip GPIO26-GPIO32: SPI, not broken on on S2 Mini
55
+ // skip GPIO26-GPIO32: SPI Flash & RAM , not broken out on S2 Mini (internal to ESP32-S2FN4R2 SoC?)
56
56
57
57
// GPIO33-GPIO40: broken out as a bloc on ESP32-S2FN4R2 SoC, last 2 half of JTAG
58
58
{ MP_ROM_QSTR (MP_QSTR_IO33 ), MP_ROM_PTR (& pin_GPIO33 ) },// SPIIO4,GPIO33,FSPIHD
@@ -74,14 +74,16 @@ STATIC const mp_rom_map_elem_t board_global_dict_table[] = {
74
74
{ MP_ROM_QSTR (MP_QSTR_IO40 ), MP_ROM_PTR (& pin_GPIO40 ) },// MTDO,GPIO40,CLK_OUT2
75
75
76
76
// S2 Mini - not broken out on board
77
+ /*
77
78
{ MP_ROM_QSTR(MP_QSTR_IO41), MP_ROM_PTR(&pin_GPIO41) },// MTDI,GPIO41,CLK_OUT1
78
79
{ MP_ROM_QSTR(MP_QSTR_IO42), MP_ROM_PTR(&pin_GPIO42) },// MTMS,GPIO42
79
- { MP_ROM_QSTR (MP_QSTR_TX ), MP_ROM_PTR (& pin_GPIO43 ) }, // U0TXD,GPIO43,CLK_OUT1
80
+ { MP_ROM_QSTR(MP_QSTR_TX), MP_ROM_PTR(&pin_GPIO43) }, // U0TXD,GPIO43,CLK_OUT1
80
81
{ MP_ROM_QSTR(MP_QSTR_IO43), MP_ROM_PTR(&pin_GPIO43) },//
81
- { MP_ROM_QSTR (MP_QSTR_RX ), MP_ROM_PTR (& pin_GPIO44 ) }, // U0RXD,GPIO44,CLK_OUT2
82
+ { MP_ROM_QSTR(MP_QSTR_RX), MP_ROM_PTR(&pin_GPIO44) }, // U0RXD,GPIO44,CLK_OUT2
82
83
{ MP_ROM_QSTR(MP_QSTR_IO44), MP_ROM_PTR(&pin_GPIO44) },
83
84
{ MP_ROM_QSTR(MP_QSTR_IO45), MP_ROM_PTR(&pin_GPIO45) },// GPIO45
84
85
{ MP_ROM_QSTR(MP_QSTR_IO46), MP_ROM_PTR(&pin_GPIO46) },// GPIO46
86
+ */
85
87
86
88
// { MP_ROM_QSTR(MP_QSTR_NEOPIXEL), MP_ROM_PTR(&pin_GPIO18) },
87
89
};
0 commit comments