|
| 1 | +// This file is part of the CircuitPython project: https://circuitpython.org |
| 2 | +// |
| 3 | +// SPDX-FileCopyrightText: Copyright (c) 2025 FoBE Studio |
| 4 | +// |
| 5 | +// SPDX-License-Identifier: MIT |
| 6 | + |
| 7 | +#include "shared-bindings/board/__init__.h" |
| 8 | + |
| 9 | +static const mp_rom_map_elem_t board_module_globals_table[] = { |
| 10 | + CIRCUITPYTHON_BOARD_DICT_STANDARD_ITEMS |
| 11 | + |
| 12 | + { MP_ROM_QSTR(MP_QSTR_BUTTON), MP_ROM_PTR(&pin_GPIO0) }, |
| 13 | + { MP_ROM_QSTR(MP_QSTR_BOOT0), MP_ROM_PTR(&pin_GPIO0) }, |
| 14 | + { MP_ROM_QSTR(MP_QSTR_LED), MP_ROM_PTR(&pin_GPIO11) }, |
| 15 | + { MP_ROM_QSTR(MP_QSTR_L), MP_ROM_PTR(&pin_GPIO11) }, |
| 16 | + { MP_ROM_QSTR(MP_QSTR_BAT), MP_ROM_PTR(&pin_GPIO10) }, |
| 17 | + { MP_ROM_QSTR(MP_QSTR_SDA), MP_ROM_PTR(&pin_GPIO35) }, |
| 18 | + { MP_ROM_QSTR(MP_QSTR_SCL), MP_ROM_PTR(&pin_GPIO36) }, |
| 19 | + { MP_ROM_QSTR(MP_QSTR_DISP_POWER), MP_ROM_PTR(&pin_GPIO12) }, |
| 20 | + { MP_ROM_QSTR(MP_QSTR_MFP_POWER), MP_ROM_PTR(&pin_GPIO1) }, |
| 21 | + { MP_ROM_QSTR(MP_QSTR_D0), MP_ROM_PTR(&pin_GPIO8) }, |
| 22 | + { MP_ROM_QSTR(MP_QSTR_D1), MP_ROM_PTR(&pin_GPIO9) }, |
| 23 | + { MP_ROM_QSTR(MP_QSTR_D2), MP_ROM_PTR(&pin_GPIO11) }, |
| 24 | + { MP_ROM_QSTR(MP_QSTR_D3), MP_ROM_PTR(&pin_GPIO38) }, |
| 25 | + { MP_ROM_QSTR(MP_QSTR_D4), MP_ROM_PTR(&pin_GPIO37) }, |
| 26 | + { MP_ROM_QSTR(MP_QSTR_D5), MP_ROM_PTR(&pin_GPIO36) }, |
| 27 | + { MP_ROM_QSTR(MP_QSTR_D6), MP_ROM_PTR(&pin_GPIO35) }, |
| 28 | + { MP_ROM_QSTR(MP_QSTR_D7), MP_ROM_PTR(&pin_GPIO34) }, |
| 29 | + { MP_ROM_QSTR(MP_QSTR_D8), MP_ROM_PTR(&pin_GPIO33) }, |
| 30 | + { MP_ROM_QSTR(MP_QSTR_D9), MP_ROM_PTR(&pin_GPIO47) }, |
| 31 | + { MP_ROM_QSTR(MP_QSTR_D10), MP_ROM_PTR(&pin_GPIO48) }, |
| 32 | + { MP_ROM_QSTR(MP_QSTR_D11), MP_ROM_PTR(&pin_GPIO21) }, |
| 33 | + { MP_ROM_QSTR(MP_QSTR_D12), MP_ROM_PTR(&pin_GPIO18) }, |
| 34 | + { MP_ROM_QSTR(MP_QSTR_D13), MP_ROM_PTR(&pin_GPIO17) }, |
| 35 | + { MP_ROM_QSTR(MP_QSTR_A0), MP_ROM_PTR(&pin_GPIO2) }, |
| 36 | + { MP_ROM_QSTR(MP_QSTR_A1), MP_ROM_PTR(&pin_GPIO3) }, |
| 37 | + { MP_ROM_QSTR(MP_QSTR_A2), MP_ROM_PTR(&pin_GPIO4) }, |
| 38 | + { MP_ROM_QSTR(MP_QSTR_A3), MP_ROM_PTR(&pin_GPIO5) }, |
| 39 | + { MP_ROM_QSTR(MP_QSTR_A4), MP_ROM_PTR(&pin_GPIO6) }, |
| 40 | + { MP_ROM_QSTR(MP_QSTR_A5), MP_ROM_PTR(&pin_GPIO7) }, |
| 41 | + { MP_ROM_QSTR(MP_QSTR_MOSI), MP_ROM_PTR(&pin_GPIO33) }, |
| 42 | + { MP_ROM_QSTR(MP_QSTR_SCK), MP_ROM_PTR(&pin_GPIO47) }, |
| 43 | + { MP_ROM_QSTR(MP_QSTR_MISO), MP_ROM_PTR(&pin_GPIO34) }, |
| 44 | + { MP_ROM_QSTR(MP_QSTR_RX), MP_ROM_PTR(&pin_GPIO38) }, |
| 45 | + { MP_ROM_QSTR(MP_QSTR_TX), MP_ROM_PTR(&pin_GPIO37) }, |
| 46 | + { MP_ROM_QSTR(MP_QSTR_DISP_SDA), MP_ROM_PTR(&pin_GPIO14) }, |
| 47 | + { MP_ROM_QSTR(MP_QSTR_DISP_SCL), MP_ROM_PTR(&pin_GPIO13) }, |
| 48 | + { MP_ROM_QSTR(MP_QSTR_MFP1), MP_ROM_PTR(&pin_GPIO38) }, |
| 49 | + { MP_ROM_QSTR(MP_QSTR_MFP2), MP_ROM_PTR(&pin_GPIO37) }, |
| 50 | + { MP_ROM_QSTR(MP_QSTR_MFP3), MP_ROM_PTR(&pin_GPIO36) }, |
| 51 | + { MP_ROM_QSTR(MP_QSTR_MFP4), MP_ROM_PTR(&pin_GPIO35) }, |
| 52 | + { MP_ROM_QSTR(MP_QSTR_LORA_MOSI), MP_ROM_PTR(&pin_GPIO39) }, |
| 53 | + { MP_ROM_QSTR(MP_QSTR_LORA_SCK), MP_ROM_PTR(&pin_GPIO40) }, |
| 54 | + { MP_ROM_QSTR(MP_QSTR_LORA_MISO), MP_ROM_PTR(&pin_GPIO41) }, |
| 55 | + { MP_ROM_QSTR(MP_QSTR_LORA_NSS), MP_ROM_PTR(&pin_GPIO45) }, |
| 56 | + { MP_ROM_QSTR(MP_QSTR_LORA_RST), MP_ROM_PTR(&pin_GPIO44) }, |
| 57 | + { MP_ROM_QSTR(MP_QSTR_LORA_BUSY), MP_ROM_PTR(&pin_GPIO43) }, |
| 58 | + { MP_ROM_QSTR(MP_QSTR_LORA_DIO1), MP_ROM_PTR(&pin_GPIO42) }, |
| 59 | + { MP_ROM_QSTR(MP_QSTR_LORA_RXEN), MP_ROM_PTR(&pin_GPIO46) }, |
| 60 | + { MP_ROM_QSTR(MP_QSTR_I2C), MP_ROM_PTR(&board_i2c_obj) }, |
| 61 | + { MP_ROM_QSTR(MP_QSTR_STEMMA_I2C), MP_ROM_PTR(&board_i2c_obj) }, |
| 62 | + { MP_ROM_QSTR(MP_QSTR_SPI), MP_ROM_PTR(&board_spi_obj) }, |
| 63 | + { MP_ROM_QSTR(MP_QSTR_UART), MP_ROM_PTR(&board_uart_obj) } |
| 64 | +}; |
| 65 | +MP_DEFINE_CONST_DICT(board_module_globals, board_module_globals_table); |
0 commit comments