@@ -135,7 +135,7 @@ module mkEthPhy#(Clock mgmt_clk, Clock clk_156_25, Clock clk_644, Reset rst_n)(E
135135 vTxPipeOut[ i] = toPipeOut( txFifo[ i] ) ;
136136
137137 // Gearbox Level Loopback FIFO
138- lpbkSyncFifo[ i] < - mkSyncFIFO( 10 , clk_156_25, rst_156_25_n, pma4.rx_clkout[ i] , pma4.rx_reset[ i] ) ;
138+ lpbkSyncFifo[ i] < - mkSyncFIFO( 10 , clk_156_25, rst_156_25_n, pma4.rx_clkout[ i] ) ; // , pma4.rx_reset[i]);
139139 lpbkSyncPipeOut[ i] = toPipeOut( lpbkSyncFifo[ i] ) ;
140140 lpbkSyncPipeIn[ i] = toPipeIn( lpbkSyncFifo[ i] ) ;
141141
@@ -144,11 +144,11 @@ module mkEthPhy#(Clock mgmt_clk, Clock clk_156_25, Clock clk_644, Reset rst_n)(E
144144 dtp_rx[ i] < - mkDtpRxTop( clocked_by pma4.rx_clkout[ i] , reset_by pma4.rx_reset[ i] ) ;
145145 dtp_tx[ i] < - mkDtpTxTop( clocked_by clk_156_25, reset_by rst_156_25_n) ;
146146
147- dtpEventFifo[ i] < - mkSyncFIFO( 10 , pma4.rx_clkout[ i] , pma4.rx_reset[ i] , clk_156_25, rst_156_25_n) ;
147+ dtpEventFifo[ i] < - mkSyncFIFO( 10 , pma4.rx_clkout[ i] , pma4.rx_reset[ i] , clk_156_25) ; // , rst_156_25_n);
148148 dtpEventOut[ i] = toPipeOut( dtpEventFifo[ i] ) ;
149149 dtpEventIn[ i] = toPipeIn( dtpEventFifo[ i] ) ;
150150
151- dtpErrCntFifo[ i] < - mkSyncFIFO( 10 , pma4.rx_clkout[ i] , pma4.rx_reset[ i] , clk_156_25, rst_156_25_n) ;
151+ dtpErrCntFifo[ i] < - mkSyncFIFO( 10 , pma4.rx_clkout[ i] , pma4.rx_reset[ i] , clk_156_25) ; // , rst_156_25_n);
152152 dtpErrCntOut[ i] = toPipeOut( dtpErrCntFifo[ i] ) ;
153153 dtpErrCntIn[ i] = toPipeIn( dtpErrCntFifo[ i] ) ;
154154
0 commit comments