Skip to content

Commit 6cfaaf8

Browse files
fixup! remove ff loads
1 parent bd1fcfe commit 6cfaaf8

File tree

1 file changed

+0
-8
lines changed

1 file changed

+0
-8
lines changed

llvm/lib/Target/RISCV/RISCVVLOptimizer.cpp

Lines changed: 0 additions & 8 deletions
Original file line numberDiff line numberDiff line change
@@ -264,25 +264,21 @@ static OperandInfo getOperandInfo(const MachineOperand &MO,
264264
case RISCV::VSE8_V:
265265
case RISCV::VLSE8_V:
266266
case RISCV::VSSE8_V:
267-
case RISCV::VLE8FF_V:
268267
return OperandInfo(RISCVVType::getEMULEqualsEEWDivSEWTimesLMUL(3, MI), 3);
269268
case RISCV::VLE16_V:
270269
case RISCV::VSE16_V:
271270
case RISCV::VLSE16_V:
272271
case RISCV::VSSE16_V:
273-
case RISCV::VLE16FF_V:
274272
return OperandInfo(RISCVVType::getEMULEqualsEEWDivSEWTimesLMUL(4, MI), 4);
275273
case RISCV::VLE32_V:
276274
case RISCV::VSE32_V:
277275
case RISCV::VLSE32_V:
278276
case RISCV::VSSE32_V:
279-
case RISCV::VLE32FF_V:
280277
return OperandInfo(RISCVVType::getEMULEqualsEEWDivSEWTimesLMUL(5, MI), 5);
281278
case RISCV::VLE64_V:
282279
case RISCV::VSE64_V:
283280
case RISCV::VLSE64_V:
284281
case RISCV::VSSE64_V:
285-
case RISCV::VLE64FF_V:
286282
return OperandInfo(RISCVVType::getEMULEqualsEEWDivSEWTimesLMUL(6, MI), 6);
287283

288284
// Vector Indexed Instructions
@@ -752,16 +748,12 @@ static bool isSupportedInstr(const MachineInstr &MI) {
752748
case RISCV::VLE8_V:
753749
case RISCV::VLM_V:
754750
case RISCV::VLSE8_V:
755-
case RISCV::VLE8FF_V:
756751
case RISCV::VLE16_V:
757752
case RISCV::VLSE16_V:
758-
case RISCV::VLE16FF_V:
759753
case RISCV::VLE32_V:
760754
case RISCV::VLSE32_V:
761-
case RISCV::VLE32FF_V:
762755
case RISCV::VLE64_V:
763756
case RISCV::VLSE64_V:
764-
case RISCV::VLE64FF_V:
765757
// Vector Indexed Instructions
766758
case RISCV::VLUXEI8_V:
767759
case RISCV::VLOXEI8_V:

0 commit comments

Comments
 (0)