@@ -236,32 +236,28 @@ typedef char __v2qi __attribute__((__vector_size__(2)));
236236 _mm256_mask_cmp_epu64_mask ((k), (A), (B), _MM_CMPINT_NE)
237237
238238static __inline__ __m256i __DEFAULT_FN_ATTRS256_CONSTEXPR
239- _mm256_mask_add_epi32(__m256i __W, __mmask8 __U, __m256i __A, __m256i __B)
240- {
239+ _mm256_mask_add_epi32(__m256i __W, __mmask8 __U, __m256i __A, __m256i __B) {
241240 return (__m256i)__builtin_ia32_selectd_256 ((__mmask8)__U,
242241 (__v8si)_mm256_add_epi32 (__A, __B),
243242 (__v8si)__W);
244243}
245244
246245static __inline__ __m256i __DEFAULT_FN_ATTRS256_CONSTEXPR
247- _mm256_maskz_add_epi32 (__mmask8 __U, __m256i __A, __m256i __B)
248- {
246+ _mm256_maskz_add_epi32 (__mmask8 __U, __m256i __A, __m256i __B) {
249247 return (__m256i)__builtin_ia32_selectd_256 ((__mmask8)__U,
250248 (__v8si)_mm256_add_epi32 (__A, __B),
251249 (__v8si)_mm256_setzero_si256 ());
252250}
253251
254252static __inline__ __m256i __DEFAULT_FN_ATTRS256_CONSTEXPR
255- _mm256_mask_add_epi64 (__m256i __W, __mmask8 __U, __m256i __A, __m256i __B)
256- {
253+ _mm256_mask_add_epi64 (__m256i __W, __mmask8 __U, __m256i __A, __m256i __B) {
257254 return (__m256i)__builtin_ia32_selectq_256 ((__mmask8)__U,
258255 (__v4di)_mm256_add_epi64 (__A, __B),
259256 (__v4di)__W);
260257}
261258
262259static __inline__ __m256i __DEFAULT_FN_ATTRS256_CONSTEXPR
263- _mm256_maskz_add_epi64 (__mmask8 __U, __m256i __A, __m256i __B)
264- {
260+ _mm256_maskz_add_epi64 (__mmask8 __U, __m256i __A, __m256i __B) {
265261 return (__m256i)__builtin_ia32_selectq_256 ((__mmask8)__U,
266262 (__v4di)_mm256_add_epi64 (__A, __B),
267263 (__v4di)_mm256_setzero_si256 ());
@@ -296,32 +292,28 @@ _mm256_maskz_sub_epi64(__mmask8 __U, __m256i __A, __m256i __B) {
296292}
297293
298294static __inline__ __m128i __DEFAULT_FN_ATTRS128_CONSTEXPR
299- _mm_mask_add_epi32 (__m128i __W, __mmask8 __U, __m128i __A, __m128i __B)
300- {
295+ _mm_mask_add_epi32 (__m128i __W, __mmask8 __U, __m128i __A, __m128i __B) {
301296 return (__m128i)__builtin_ia32_selectd_128 ((__mmask8)__U,
302297 (__v4si)_mm_add_epi32 (__A, __B),
303298 (__v4si)__W);
304299}
305300
306301static __inline__ __m128i __DEFAULT_FN_ATTRS128_CONSTEXPR
307- _mm_maskz_add_epi32 (__mmask8 __U, __m128i __A, __m128i __B)
308- {
302+ _mm_maskz_add_epi32 (__mmask8 __U, __m128i __A, __m128i __B) {
309303 return (__m128i)__builtin_ia32_selectd_128 ((__mmask8)__U,
310304 (__v4si)_mm_add_epi32 (__A, __B),
311305 (__v4si)_mm_setzero_si128 ());
312306}
313307
314308static __inline__ __m128i __DEFAULT_FN_ATTRS128_CONSTEXPR
315- _mm_mask_add_epi64 (__m128i __W, __mmask8 __U, __m128i __A, __m128i __B)
316- {
309+ _mm_mask_add_epi64 (__m128i __W, __mmask8 __U, __m128i __A, __m128i __B) {
317310 return (__m128i)__builtin_ia32_selectq_128 ((__mmask8)__U,
318311 (__v2di)_mm_add_epi64 (__A, __B),
319312 (__v2di)__W);
320313}
321314
322315static __inline__ __m128i __DEFAULT_FN_ATTRS128_CONSTEXPR
323- _mm_maskz_add_epi64 (__mmask8 __U, __m128i __A, __m128i __B)
324- {
316+ _mm_maskz_add_epi64 (__mmask8 __U, __m128i __A, __m128i __B) {
325317 return (__m128i)__builtin_ia32_selectq_128 ((__mmask8)__U,
326318 (__v2di)_mm_add_epi64 (__A, __B),
327319 (__v2di)_mm_setzero_si128 ());
0 commit comments