diff --git a/stm32cube/stm32f1xx/drivers/include/stm32f1xx_ll_gpio.h b/stm32cube/stm32f1xx/drivers/include/stm32f1xx_ll_gpio.h index c6f41d5d2..a3e92dfcc 100644 --- a/stm32cube/stm32f1xx/drivers/include/stm32f1xx_ll_gpio.h +++ b/stm32cube/stm32f1xx/drivers/include/stm32f1xx_ll_gpio.h @@ -883,7 +883,7 @@ __STATIC_INLINE void LL_GPIO_TogglePin(GPIO_TypeDef *GPIOx, uint32_t PinMask) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_SPI1(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_SPI1_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_SPI1_REMAP); } /** @@ -894,7 +894,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_SPI1(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_SPI1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_SPI1_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_SPI1_REMAP); } /** @@ -915,7 +915,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_SPI1(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_I2C1(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_I2C1_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_I2C1_REMAP); } /** @@ -926,7 +926,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_I2C1(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_I2C1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_I2C1_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_I2C1_REMAP); } /** @@ -947,7 +947,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_I2C1(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART1(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_USART1_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_USART1_REMAP); } /** @@ -958,7 +958,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART1(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_USART1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_USART1_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_USART1_REMAP); } /** @@ -979,7 +979,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_USART1(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART2(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_USART2_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_USART2_REMAP); } /** @@ -990,7 +990,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART2(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_USART2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_USART2_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_USART2_REMAP); } /** @@ -1012,7 +1012,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_USART2(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_USART3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_USART3_REMAP_FULLREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_USART3_REMAP, AFIO_MAPR_USART3_REMAP_FULLREMAP); } /** @@ -1023,7 +1023,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_USART3(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_USART3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_USART3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_USART3_REMAP_PARTIALREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_USART3_REMAP, AFIO_MAPR_USART3_REMAP_PARTIALREMAP); } /** @@ -1034,7 +1034,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_USART3(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_USART3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_USART3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_USART3_REMAP_NOREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_USART3_REMAP, AFIO_MAPR_USART3_REMAP_NOREMAP); } #endif @@ -1046,7 +1046,7 @@ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_USART3(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM1_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM1_REMAP_FULLREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM1_REMAP, AFIO_MAPR_TIM1_REMAP_FULLREMAP); } /** @@ -1057,7 +1057,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM1(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_TIM1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM1_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM1_REMAP_PARTIALREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM1_REMAP, AFIO_MAPR_TIM1_REMAP_PARTIALREMAP); } /** @@ -1068,7 +1068,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_TIM1(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM1_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM1_REMAP_NOREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM1_REMAP, AFIO_MAPR_TIM1_REMAP_NOREMAP); } /** @@ -1079,7 +1079,7 @@ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM1(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM2_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM2_REMAP_FULLREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM2_REMAP, AFIO_MAPR_TIM2_REMAP_FULLREMAP); } /** @@ -1090,7 +1090,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM2(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial2_TIM2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM2_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2 | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM2_REMAP, AFIO_MAPR_TIM2_REMAP_PARTIALREMAP2); } /** @@ -1101,7 +1101,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial2_TIM2(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial1_TIM2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM2_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1 | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM2_REMAP, AFIO_MAPR_TIM2_REMAP_PARTIALREMAP1); } /** @@ -1112,7 +1112,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial1_TIM2(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM2_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM2_REMAP_NOREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM2_REMAP, AFIO_MAPR_TIM2_REMAP_NOREMAP)); } /** @@ -1124,7 +1124,7 @@ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM2(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM3_REMAP_FULLREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM3_REMAP, AFIO_MAPR_TIM3_REMAP_FULLREMAP); } /** @@ -1136,7 +1136,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM3(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_TIM3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM3_REMAP_PARTIALREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM3_REMAP, AFIO_MAPR_TIM3_REMAP_PARTIALREMAP); } /** @@ -1148,7 +1148,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial_TIM3(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM3_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_TIM3_REMAP_NOREMAP | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_TIM3_REMAP, AFIO_MAPR_TIM3_REMAP_NOREMAP); } #if defined(AFIO_MAPR_TIM4_REMAP) @@ -1161,7 +1161,7 @@ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM3(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM4(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM4_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM4_REMAP); } /** * @brief Disable the remapping of TIM4 alternate function channels 1 to 4. @@ -1172,7 +1172,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM4(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM4(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM4_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_TIM4_REMAP); } /** @@ -1196,7 +1196,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_TIM4(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial1_CAN1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_CAN_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_CAN_REMAP_REMAP1 | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_CAN_REMAP, AFIO_MAPR_CAN_REMAP_REMAP1); } /** @@ -1207,7 +1207,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial1_CAN1(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial2_CAN1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_CAN_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_CAN_REMAP_REMAP2 | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_CAN_REMAP, AFIO_MAPR_CAN_REMAP_REMAP2); } /** @@ -1218,7 +1218,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial2_CAN1(void) */ __STATIC_INLINE void LL_GPIO_AF_RemapPartial3_CAN1(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_CAN_REMAP | AFIO_MAPR_SWJ_CFG), (AFIO_MAPR_CAN_REMAP_REMAP3 | AFIO_MAPR_SWJ_CFG)); + MODIFY_REG(AFIO->MAPR, AFIO_MAPR_CAN_REMAP, AFIO_MAPR_CAN_REMAP_REMAP3); } #endif @@ -1233,7 +1233,7 @@ __STATIC_INLINE void LL_GPIO_AF_RemapPartial3_CAN1(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_PD01(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_PD01_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_PD01_REMAP); } /** @@ -1247,7 +1247,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_PD01(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_PD01(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_PD01_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_PD01_REMAP); } /** @@ -1270,7 +1270,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_PD01(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM5CH4(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM5CH4_IREMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM5CH4_IREMAP); } /** @@ -1282,7 +1282,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_TIM5CH4(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_TIM5CH4(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM5CH4_IREMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_TIM5CH4_IREMAP); } /** @@ -1318,7 +1318,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ETH(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ETH(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_ETH_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_ETH_REMAP); } /** @@ -1343,7 +1343,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_ETH(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_CAN2(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_CAN2_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_CAN2_REMAP); } /** * @brief Disable the remapping of CAN2 alternate function CAN2_RX and CAN2_TX. @@ -1354,7 +1354,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_CAN2(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_CAN2(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_CAN2_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_CAN2_REMAP); } /** @@ -1378,7 +1378,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_CAN2(void) */ __STATIC_INLINE void LL_GPIO_AF_Select_ETH_RMII(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_MII_RMII_SEL | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_MII_RMII_SEL); } /** @@ -1390,7 +1390,7 @@ __STATIC_INLINE void LL_GPIO_AF_Select_ETH_RMII(void) */ __STATIC_INLINE void LL_GPIO_AF_Select_ETH_MII(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_MII_RMII_SEL | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_MII_RMII_SEL); } #endif @@ -1403,7 +1403,7 @@ __STATIC_INLINE void LL_GPIO_AF_Select_ETH_MII(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC1_ETRGINJ(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGINJ_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGINJ_REMAP); } /** @@ -1414,7 +1414,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC1_ETRGINJ(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ADC1_ETRGINJ(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_ADC1_ETRGINJ_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGINJ_REMAP); } /** @@ -1437,7 +1437,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_ADC1_ETRGINJ(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC1_ETRGREG(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGREG_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGREG_REMAP); } /** @@ -1448,7 +1448,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC1_ETRGREG(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ADC1_ETRGREG(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_ADC1_ETRGREG_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_ADC1_ETRGREG_REMAP); } /** @@ -1472,7 +1472,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_ADC1_ETRGREG(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC2_ETRGINJ(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGINJ_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGINJ_REMAP); } /** @@ -1483,7 +1483,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC2_ETRGINJ(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ADC2_ETRGINJ(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_ADC2_ETRGINJ_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGINJ_REMAP); } /** @@ -1507,7 +1507,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_ADC2_ETRGINJ(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC2_ETRGREG(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGREG_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGREG_REMAP); } /** @@ -1518,7 +1518,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ADC2_ETRGREG(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ADC2_ETRGREG(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_ADC2_ETRGREG_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_ADC2_ETRGREG_REMAP); } /** @@ -1591,7 +1591,7 @@ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_SWJ(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_SPI3(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_SPI3_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_SPI3_REMAP); } /** @@ -1603,7 +1603,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_SPI3(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_SPI3(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_SPI3_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_SPI3_REMAP); } /** @@ -1628,7 +1628,7 @@ __STATIC_INLINE uint32_t LL_GPIO_AF_IsEnabledRemap_SPI3(void) */ __STATIC_INLINE void LL_GPIO_AF_Remap_TIM2ITR1_TO_USB(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM2ITR1_IREMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_TIM2ITR1_IREMAP); } /** @@ -1640,7 +1640,7 @@ __STATIC_INLINE void LL_GPIO_AF_Remap_TIM2ITR1_TO_USB(void) */ __STATIC_INLINE void LL_GPIO_AF_Remap_TIM2ITR1_TO_ETH(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_TIM2ITR1_IREMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_TIM2ITR1_IREMAP); } #endif @@ -1655,7 +1655,7 @@ __STATIC_INLINE void LL_GPIO_AF_Remap_TIM2ITR1_TO_ETH(void) */ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ETH_PTP_PPS(void) { - SET_BIT(AFIO->MAPR, AFIO_MAPR_PTP_PPS_REMAP | AFIO_MAPR_SWJ_CFG); + SET_BIT(AFIO->MAPR, AFIO_MAPR_PTP_PPS_REMAP); } /** @@ -1667,7 +1667,7 @@ __STATIC_INLINE void LL_GPIO_AF_EnableRemap_ETH_PTP_PPS(void) */ __STATIC_INLINE void LL_GPIO_AF_DisableRemap_ETH_PTP_PPS(void) { - MODIFY_REG(AFIO->MAPR, (AFIO_MAPR_PTP_PPS_REMAP | AFIO_MAPR_SWJ_CFG), AFIO_MAPR_SWJ_CFG); + CLEAR_BIT(AFIO->MAPR, AFIO_MAPR_PTP_PPS_REMAP); } #endif