|
18 | 18 | }; |
19 | 19 | }; |
20 | 20 |
|
| 21 | + uart0_sleep: uart0_sleep { |
| 22 | + group1 { |
| 23 | + pinmux = <GPIO_P30>, <GPIO_P55>; |
| 24 | + }; |
| 25 | + }; |
| 26 | + |
21 | 27 | swo_default: swo_default { |
22 | 28 | group0 { |
23 | 29 | pinmux = <SWO_P28>; |
|
40 | 46 | }; |
41 | 47 | }; |
42 | 48 |
|
| 49 | + i2c0_sleep: i2c0_sleep { |
| 50 | + group1 { |
| 51 | + pinmux = <GPIO_P5>, <GPIO_P6>; |
| 52 | + }; |
| 53 | + }; |
| 54 | + |
43 | 55 | i2c1_default: i2c1_default { |
44 | 56 | group1 { |
45 | 57 | pinmux = <M1SCL_P8>, <M1SDAWIR3_P9>; |
|
49 | 61 | }; |
50 | 62 | }; |
51 | 63 |
|
| 64 | + i2c1_sleep: i2c1_sleep { |
| 65 | + group1 { |
| 66 | + pinmux = <GPIO_P8>, <GPIO_P9>; |
| 67 | + }; |
| 68 | + }; |
| 69 | + |
52 | 70 | i2c2_default: i2c2_default { |
53 | 71 | group1 { |
54 | 72 | pinmux = <M2SCL_P25>, <M2SDAWIR3_P26>; |
|
58 | 76 | }; |
59 | 77 | }; |
60 | 78 |
|
| 79 | + i2c2_sleep: i2c2_sleep { |
| 80 | + group1 { |
| 81 | + pinmux = <GPIO_P25>, <GPIO_P26>; |
| 82 | + }; |
| 83 | + }; |
| 84 | + |
61 | 85 | i2c3_default: i2c3_default { |
62 | 86 | group1 { |
63 | 87 | pinmux = <M3SCL_P31>, <M3SDAWIR3_P32>; |
|
67 | 91 | }; |
68 | 92 | }; |
69 | 93 |
|
| 94 | + i2c3_sleep: i2c3_sleep { |
| 95 | + group1 { |
| 96 | + pinmux = <GPIO_P31>, <GPIO_P32>; |
| 97 | + }; |
| 98 | + }; |
| 99 | + |
| 100 | + i2c4_default: i2c4_default { |
| 101 | + group1 { |
| 102 | + pinmux = <M4SCL_P34>, <M4SDAWIR3_P35>; |
| 103 | + drive-open-drain; |
| 104 | + drive-strength = "0.5"; |
| 105 | + bias-pull-up; |
| 106 | + }; |
| 107 | + }; |
| 108 | + |
| 109 | + i2c4_sleep: i2c4_sleep { |
| 110 | + group1 { |
| 111 | + pinmux = <GPIO_P34>, <GPIO_P35>; |
| 112 | + }; |
| 113 | + }; |
| 114 | + |
70 | 115 | i2c5_default: i2c5_default { |
71 | 116 | group1 { |
72 | 117 | pinmux = <M5SCL_P47>, <M5SDAWIR3_P48>; |
|
76 | 121 | }; |
77 | 122 | }; |
78 | 123 |
|
| 124 | + i2c5_sleep: i2c5_sleep { |
| 125 | + group1 { |
| 126 | + pinmux = <GPIO_P47>, <GPIO_P48>; |
| 127 | + }; |
| 128 | + }; |
| 129 | + |
79 | 130 | i2c6_default: i2c6_default { |
80 | 131 | group1 { |
81 | 132 | pinmux = <M6SCL_P61>, <M6SDAWIR3_P62>; |
|
85 | 136 | }; |
86 | 137 | }; |
87 | 138 |
|
| 139 | + i2c6_sleep: i2c6_sleep { |
| 140 | + group1 { |
| 141 | + pinmux = <GPIO_P61>, <GPIO_P62>; |
| 142 | + }; |
| 143 | + }; |
| 144 | + |
88 | 145 | i2c7_default: i2c7_default { |
89 | 146 | group1 { |
90 | 147 | pinmux = <M7SCL_P22>, <M7SDAWIR3_P23>; |
|
94 | 151 | }; |
95 | 152 | }; |
96 | 153 |
|
| 154 | + i2c7_sleep: i2c7_sleep { |
| 155 | + group1 { |
| 156 | + pinmux = <GPIO_P22>, <GPIO_P23>; |
| 157 | + }; |
| 158 | + }; |
| 159 | + |
97 | 160 | spid0_default: spid0_default { |
98 | 161 | group1 { |
99 | 162 | pinmux = <SLSCK_P11>, <SLMISO_P83>, <SLMOSI_P52>, <SLnCE_P13>; |
100 | 163 | }; |
101 | 164 | }; |
102 | 165 |
|
| 166 | + spid0_sleep: spid0_sleep { |
| 167 | + group1 { |
| 168 | + pinmux = <GPIO_P11>, <GPIO_P83>, <GPIO_P52>, <GPIO_P13>; |
| 169 | + }; |
| 170 | + }; |
| 171 | + |
103 | 172 | spi0_default: spi0_default { |
104 | 173 | group1 { |
105 | 174 | pinmux = <M0SCK_P5>, <M0MISO_P7>, <M0MOSI_P6>; |
106 | 175 | }; |
107 | 176 | }; |
108 | 177 |
|
| 178 | + spi0_sleep: spi0_sleep { |
| 179 | + group1 { |
| 180 | + pinmux = <GPIO_P5>, <GPIO_P7>, <GPIO_P6>; |
| 181 | + }; |
| 182 | + }; |
| 183 | + |
109 | 184 | spi1_default: spi1_default { |
110 | 185 | group1 { |
111 | 186 | pinmux = <M1SCK_P8>, <M1MISO_P10>, <M1MOSI_P9>; |
112 | 187 | }; |
113 | 188 | }; |
114 | 189 |
|
| 190 | + spi1_sleep: spi1_sleep { |
| 191 | + group1 { |
| 192 | + pinmux = <GPIO_P8>, <GPIO_P10>, <GPIO_P9>; |
| 193 | + }; |
| 194 | + }; |
| 195 | + |
115 | 196 | spi2_default: spi2_default { |
116 | 197 | group1 { |
117 | 198 | pinmux = <M2SCK_P25>, <M2MISO_P27>, <M2MOSI_P26>; |
118 | 199 | }; |
119 | 200 | }; |
120 | 201 |
|
| 202 | + spi2_sleep: spi2_sleep { |
| 203 | + group1 { |
| 204 | + pinmux = <GPIO_P25>, <GPIO_P27>, <GPIO_P26>; |
| 205 | + }; |
| 206 | + }; |
| 207 | + |
121 | 208 | spi3_default: spi3_default { |
122 | 209 | group1 { |
123 | 210 | pinmux = <M3SCK_P31>, <M3MISO_P33>, <M3MOSI_P32>; |
124 | 211 | }; |
125 | 212 | }; |
126 | 213 |
|
| 214 | + spi3_sleep: spi3_sleep { |
| 215 | + group1 { |
| 216 | + pinmux = <GPIO_P31>, <GPIO_P33>, <GPIO_P32>; |
| 217 | + }; |
| 218 | + }; |
| 219 | + |
127 | 220 | spi4_default: spi4_default { |
128 | 221 | group1 { |
129 | 222 | pinmux = <M4SCK_P34>, <M4MISO_P36>, <M4MOSI_P35>; |
130 | 223 | }; |
131 | 224 | }; |
132 | 225 |
|
| 226 | + spi4_sleep: spi4_sleep { |
| 227 | + group1 { |
| 228 | + pinmux = <GPIO_P34>, <GPIO_P36>, <GPIO_P35>; |
| 229 | + }; |
| 230 | + }; |
| 231 | + |
133 | 232 | spi5_default: spi5_default { |
134 | 233 | group1 { |
135 | 234 | pinmux = <M5SCK_P47>, <M5MISO_P49>, <M5MOSI_P48>; |
136 | 235 | }; |
137 | 236 | }; |
138 | 237 |
|
| 238 | + spi5_sleep: spi5_sleep { |
| 239 | + group1 { |
| 240 | + pinmux = <GPIO_P47>, <GPIO_P49>, <GPIO_P48>; |
| 241 | + }; |
| 242 | + }; |
| 243 | + |
139 | 244 | spi6_default: spi6_default { |
140 | 245 | group1 { |
141 | 246 | pinmux = <M6SCK_P61>, <M6MISO_P63>, <M6MOSI_P62>; |
142 | 247 | }; |
143 | 248 | }; |
144 | 249 |
|
| 250 | + spi6_sleep: spi6_sleep { |
| 251 | + group1 { |
| 252 | + pinmux = <GPIO_P61>, <GPIO_P63>, <GPIO_P62>; |
| 253 | + }; |
| 254 | + }; |
| 255 | + |
145 | 256 | spi7_default: spi7_default { |
146 | 257 | group1 { |
147 | 258 | pinmux = <M7SCK_P22>, <M7MISO_P24>, <M7MOSI_P23>; |
148 | 259 | }; |
149 | 260 | }; |
150 | 261 |
|
| 262 | + spi7_sleep: spi7_sleep { |
| 263 | + group1 { |
| 264 | + pinmux = <GPIO_P22>, <GPIO_P24>, <GPIO_P23>; |
| 265 | + }; |
| 266 | + }; |
| 267 | + |
151 | 268 | mspi0_default: mspi0_default { |
152 | 269 | group0 { |
153 | 270 | pinmux = <MSPI0_0_P64>, |
|
0 commit comments